北 京:(010)51292078 上 海:(021)51875830
西 安:(029)86699670 南 京:(025)68662821
成 都:(028)68802075 武 汉:(027)50767718
广 州:(020)61137349 深 圳:(0755)61280252

课程表 联系我 在线聊 报名 付款 我们 QQ聊 切换宽屏
嵌入式OS--4G手机操作系统
嵌入式硬件设计
Altium Designer Layout高速硬件设计
开发语言/数据库/软硬件测试
芯片设计/大规模集成电路VLSI
其他类
 
   Minimizing your design time with Chipscope pro debug
   班.级.规.模.及.环.境
       为了保证培训效果,增加互动环节,我们坚持小班授课,每期报名人数限5人,多余人员安排到下一期进行。
   上课时间和地点
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:深圳大学成教院/ 电影大厦(地铁一号线大剧院站)【北京分部】:福鑫大楼/北京中山 【武汉分部】:佳源大厦(高新二路) 【南京分部】:金港大厦(和燕路) 【成都分部】:领馆区1号(中和大道)
最近开课时间(连续班/周末班/晚班)
Minimizing your design time with Chipscope pro debug:即将开课,详情请咨询客服。(请抓紧报名)
   实验设备
     ◆课时: 共6天,36学时

        
        ☆合格学员免费颁发相关资格证书,提升您的职业资质
        作为最早专注于嵌入式培训的专业机构,曙海嵌入式提供的证书得到本行业的广泛认
        可,学员的能力得到大家的认同

        ☆合格学员免费推荐工作
        ★实验设备请点击这儿查看★
   .最.新.优.惠.
       ◆在读学生凭学生证,可优惠500元。
   .质.量.保.障.

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、课程完成后,授课老师留给学员手机和Email,保障培训效果,免费提供半年的技术支持。
        3、培训合格学员可享受免费推荐就业机会。

  Minimizing your design time with Chipscope pro debug
  课程介绍

       随着 FPGA 设计变得越来越复杂,设计者也在不断探索缩短设计和调试时间的方法。功能强大而又简便易用的 ChipScope? Pro 工具解决方案有助于最小化调试和验证所需的时间。为期1天的课程将向您展示调试逻辑和高速设计,进而缩短总设计开发时间的有效方法。此次培训提供动手实验,以便向您展示ChipScope Pro 工具是如何解决先进的验证和调试挑战的。

   必备条件

        ?? 一定的 FPGA 设计及调试经验

    课程概要

        ?? 最大化 ChipScope Pro 工具核的性能
        ?? 将对设计的负面时序影响降至最低
        ?? 使用可以加强和扩展 ChipScope Pro 工具性能的技术
        ?? 实现和确定远程调试的优势
        ?? 分析、设置和调试高速串行 I/O 设计*
        ?? 利用 Agilent 解决方案克服存储器问题,并执行系统级调试*

    实验介绍

        实验 1. 为现有设计添加 ILA 核 - 您将使用内核插入器工具流程来将 ChipScope Pro工具 ILA 核插入到设计中,以便迅速找出和解决简单的逻辑问题。
        实验 2. 添加用于远程监控的 ILA 与 VIO 核 - 您将会将 ICON、ILA 和 VIO 核例示到VHDL 或 Verilog 设计中,并练习监视感兴趣的信号和从外部驱动选择的控制信号。
        实验 3. 方法和技巧 - 该实验将在您探索数据质量鉴定、交叉时钟域分析和过采样技巧
的过程中向您展示 ChipScope Pro 工具解决方案的灵活性。
        实验 4. 实现远程调试* - 该实验展示了如何在整个网络范围内使用 ChipScope Pro 工具。您将会连接到其它队伍的电路板上,下载您的比特流,并通过您的机器远程监视
其它队伍的电路板。
        实验 5. 高速串行 I/O 调试和验证* - 您将会利用 Xilinx ChipScope Pro 串行 I/O 工具套件在 Virtex?-5 FPGA 内实现 RocketIO? 收发器。您将会为 Virtex-5 XC5VLX50T
器件生成ChipScope Pro 工具 IBERT 设计,并且为 ML505 板定制设计。然后,您将会连接到 ML505 板上的2 个 GTP 上,并且利用ChipScope Pro 分析器工具来控制 GTP 参数和监视其效果。
        实验 6. 插入 Agilent ATC2 测量核,并利用 FPGA 动态探针查看内部活动* - 您将会通过使用 Agilent ATC2 核、FPGA 动态探针和虚拟逻辑分析器来利用外部存储器资源,
从而满足存储器需求。
        实验 7. 利用 Agilent FPGA 动态探针进行系统级调试** - 您将会了解如何使用
Agilent解决方案来缩短证实和确定 FPGA 系统内的问题根源所需的时间。